Главная - Литература

0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 [20] 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58


Vin-VniS мд5юй vt1-vt8 НТ315Г VTSVTfS НТ515И XP1 Вилка MPH22-1 VT9-VTI5 ят375и

Т>ис П



вход усилителя к одному из трех источников сигнала выходу усилителя-выпря мителя АРУ трансивера UZ1 (А4), такому же выходу дополнительного приемника и к выходу детектора выходного напряжения передатчика UZI (А21) Состояние коммутатора определяется логическими уровнями на его адресных входах При напряжени низкого уровня на входе А1 микросхемы DDI миллиамперметр работает как S-метр трансивера - при напряжении низкого уровня на входе АО, или дополнительного приемника - при напряжении высокого уровня на входе АО Уро вень на этом входе определяется состоянием выхода 1 микросхемы DD2 трех стабильного триггера на плате А15 При напряжении высокого уровня на входе А1, независимо от состояния входа АО миллиамперметр работает как измеритель выходного напряжения передатчика Напряжение высокого уровня на входе А1 поступает с выхода эмиттерпого повторителя VT9 блока А19 при переходе на передачу

Принципиальная схема платы частотомера А7 (ЧТМ) представлена на рис 23 Опорный кварцевый генератор выполнен на инверторе DDI Он вырабатывает прямоугольные импульсы с частотой 1 -МГц Конденсатор С2 служит для точной установки этой частоты На выходе триггера делителя на два DD3 1 сформирован сигнал с формой «меандр» и частотой 500 кГц, который поступает на вход делителя на 125, выполненного на микросхемах DD4 1, DD10 и диодах VD7-VD12 Этот же сигнал через инвертор усилитель DDI 4 подается в блок А18 в качестве несущей для балансного модулятора и в блок А19 в качестве опорного для кольца ФАПЧ, вырабатывающего несущую для смесителя передающего тракта U1 (Л 19)

Частота импульсов 4 кГц с вывода 13 микросхемы DD10 с помощью триг геров-делителей на два (DD3 2 и DD15 1) и счетчика делителя иа восемь (DD17) понижается до 125 Гц, т е период следования импульсов на выходе микросхемы DDI7 равен 8 мс (рис 24,1) Затем этот период увеличивается в 11 раз до 88 мс с помощью счетчика делителя на десять (DD18) и формирователя импульса (DD15 2, R8 С4), запрещающего по входу 13 микросхемы DD18 действие одного из импульсов, поступающих на счетный вход 14 этой микросхемы (рис 24, 2-5) Часть этого периода, длительность которого определяется импульсом с вывода 3 микросхемы DD17 и равна 8 мс, используется для предварительной записи кода, соответствующего добавлению (вычитанию) значения ПЧ к измеряемой частоте на выходе блока А6, в основной счетчик частотомера Основной счетчик выполнен на микросхемах DD5-DD8, DD21 DD22 Перед предварительной записью часть периода используется для считывания информации из основного счетчика в память, представляющую собой кольцевой регистр сдвига, выполненный иа микросхемах DDI 1 - DD14, DD19, DD20, DD25, DD26 Импульсы измеряемой частоты поступают в основой счетчик в течение 80 из каждых 88 мс, что определяется длительностью имп\льса, поступающего на вывод 1 схемы совпадения DD2 2 При этом пачки импульсов на выводе 3 микросхемы DD2 2 содержат в 100/8 раз меньше импульсов, чем выраженная в герцах частота этих импульсов Поэтому для того, чтобы эта частота записывалась в шести декадах основного счетчика с точностью 100 Гц, она предварительно делится на восемь с помощью счетчика делителя DD9 Такая мера, хотя и удлинила период счета, существенно повысила устойчивость индикации сотен герц

В частотомере применен вакуумный индикатор ИВ 18 (на рис 23 не показан), одноименные сегменты аноды восьми разрядов которого соединены между собой



I) ююп г) j nms з) 2 nms

It) 12 ПП15

5) 10VD15

6) 1 nms

7) 2ВП17

8) mm?

9) 5Ш1П

10) ют/7

II) 3111118

12) 12DD16

13) 4ЛД16 Ik) 10ПЛ16 15) 6111127

T=8mc


JTJTJTJTJTJlJ1JTJTJTJlJi img

io) i3 щи о

17) 1Ш15

18) minis

19) ЗПВЧ-

T-O/lhMC

Рис 24

внутри баллона Поэтому индикация в устройстве - динамическая, цифры результата измерения высвечиваются последовательно по одному разу за 16 мс Происходит это так С помощью мажоритарного элемента DD16 2, выполняющего функцию И при подаче на один из его входов (в данном случае - на вывод 11) напряжения низкого уровня, из продифференцированного цепью С5, R12 импульса с вывода 2 счетчика DD17 (рис 24 7, рис 24,13), совпадающего с импульсом на выводе 3 счетчика DD18, формируется короткий импульс разрешения записи (рис 24 14) информации из основного счетчика в кольцевой регистр памяти Запись происходит по положи тельному фронту одного из импульсов сдвига (рис 24,19) поступающих на выводы 6 микросхем регистра при условии совпадения этого фронта с «телом» импульса разрешения записи (рис 24 18) Поэтому импульсы сдвига формируются путем задержки импульсов с вывода 13 счетчика DD10 (рис 24 13) с помощью элементов R7, СЗ, DD4 3

При действии импульса разрешения записи в регистре DD25 оказывается число из старшей декады основного счетчика, соответствующее десяткам мегагерц, которое продифференцированным с помощью цепи С7, R11 импульсом с вывода 1 микросхемы DD15 (рис 24,15 24,17) сейчас же переписывается в параллельный регистр DD27 Выходы этого регистра соединены со входами преобразователя DD24 двоичною кода в код семисегментного индикатора Выходы последнего управляют

3 Зак 376 (55



0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 [20] 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58



0.009