Главная - Литература

0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 [26] 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41

ЯЯ, Ч следовательно, все триггеры отключены от выходных шин накопителя. При V=0 и W=0 на выбранную цепочку поступают информационные сигналы вход1 D1 -D4) и элементом 1 вырабатывается сигнал записи. В этом режиме при смене информации на входе ОЗУ происходит перезапись информации в данном слове массива. При сигналах V=l и W=0 входная информа-дия проходит непосредственно на выход микросхемы, минуя массив триггеров (дешифратор не выбирает ни одной из цепей). И, наконец, прн V=l и W=:l запрещена работа дешифратора, узла, вырабатывающего сигнал «Запись» и входных элементов И.

Таким образом, блок управления (десять элементов И) обеспечивает работу ОЗУ в режимах: запись, считывание, сквозной перенос, хранение ннфвр-к-ацим.

Выходные логические элементы И (7-Ю) выполнеиы по схеме с открытым ко.1лектором, что позволяет соединять вместе выходы Q нескольких микросхем ОЗУ. При этом происходит наращивание емкости ОЗУ (две микросхе-ыы-32 слова, три-48 н т. д.).

Адресное управление А1~-А4, информационные входы D1-D4 и выходы Q1-Q4 всех микросхем объединяют в общие шины, а выбор рабочего массива осуществляют дополнительным дешифратором по входам V н W. Так построена микросхема К155РУ2 (рнс. 76,6).

При конструировании ОЗУ емкостью в сотни и тысячи бит в одном корпусе возникают трудности с созданием дешифраторов с таким числом выходов. Их удалось преодолеть при построении матричных накопителей, в которых вы-

AZ-ЛЗ ЛиАЗ-Л7

С/0/>1

□ □ □

□ □ □

□ □

□ □ □

□ □ □ □ □

□ □

□ □ □

□ □ □

2S6 Sum

□ □

□ □ □

□ □ □

Запас/,

йчи/тгвата

Разрядная

Ряс. 77. Функциональная схема и условное обозначение ОЬУ ва 250 бит



борка каждого элемента памяти осуществляется не по одной шине, а по jxyt (по строкам н столбцам), функциональная схема такого ОЗУ емкость 256 бит приведена на рнс. 77. Для выбора 256=2 ячеек необходимы восем}, адресных входов. Они разделены на две четверки, каждая из которых уц равляет дешифратором на 16 положений. При любой комбинации сигналоь А1-А8 единичные значения сигналов на шине строки и шине столбца окажутся только у одного элемента памяти. Только этот элемент будет воспринимать управляющие сигналы, идущие по общим шинам: выбор микросхемы (В.Н) разрядная шина 1, разрядная шина 0. Анализ логической структуры блока местного управления (три элемента И) позволяет составить таблицу режимов работы этого ОЗУ (табл. 20).

Таблица 20

Зп/Сч

функция

Запись информации с входа О в выбранную

ячейку

Считывание информации из выбранной ячейки

1 Хранение информации

Выходной усилитель ОЗУ в режиме записи и хранения информации нахо< днтся в третьем состоянии (состояние с высоким сопротивлением), что позволяет наращивать объем памяти так же, как и для микросхемы К155РУ2.

Цоколевка микросхем К176РУ2 и К561РУ2 (ОЗУ с такой структурой выполнены по КМДП технологии) показана на рис. 77,6. Используя нх, необходимо помнить, что информация на адресных (AI-А8) и информационном D входах должна меняться прн высоком уровне сигнала ВМ как в режиме записи, так и в режиме считывания. В иротивном случае будет разрушатьс» ранее записанная информация. Смена информации должна производиться за время не менее 0,1 мкс до начала сигнала ВМ=0 либо не ранее чем через 0,5 ыкс после его окончания.

ПОСТОЯННЫЕ ЗАПОМИНАЮЩИЕ УСТРОЙСТВА

Постоянные ЗУ допускают только считывание занесенной а них информации. В ПЗУ по каждому п-разрядному адресу записано одно заранее установленное т-разрядное слово. Такнм образом, ПЗУ являются преобразователями кода адреса в код слова, т. е. комбинационной системой с п входами и m выходами.

Накопи гель ПЗУ обычно выполняется в виде системы взаимно перпендикулярных шин, в пересечениях которых либо стоит (логическая 1), либо отсутствует (логический 0) элемент, связывающий между собой соответствующие горизонтальную н вертшсальную шины (рнс. 78). Выборка слов производится так же, как и в ОЗУ, при помощи дешифратора. Вы.ходные траизнсторы усилителей могут быть с открытым коллектором илн с третьим состоянием. Тогда



(ipH стробирующем сигнале V=-l микросхема отключается от выходной шины, псзволяет наращивать память простым объединением выходов микросхем

ПЗУ.

Имеются ПЗУ, информация в которые заносится в процессе их изготовления. Например, ПЗУ серии К155: KI55PE21 - преобразователь двоичного ]£Ода в код знаков русского алфавита, К155РЕ22 -в код знаков латинского алфавита, К155РЕ23 - в код арифметических знаков и цифр. Эти ПЗУ могут найти применение в радиолюбительской практяке прн конструировании

5S }f

г • " •

4>

Рис. 78. Функциональная схема ПЗУ

дисплейных устройств н радиоспортивной аппаратуры. Однако для радиолюбителей наибольший интерес представляют программируемые ПЗУ, в которые они са.ми могут заносить необходимую информацию. В серии К155 - это микросхема KI55PE3. Ее функциональная схема показана на рис. 78, а условное обозначение на рис 79,0.

В этих ПЗУ элементом связи является биполярный транзистор с выжигаемой перемычкой (рнс. 79.6). Прн программировании в узлах, где должен быть записан О, через транзистор пропускают импульс тока, достаточный для разрушения этой перемычки. Известны случаи, когда выжженная перемычка с течением времени восстанавливается, и информация, записанная в ПЗУ, искажается. Чтобы избежать этого, после программирования проводят термотренировку (электротермотренировку) микро-Схем. В любительских условиях это дос-

HraercH выдерживанием микросхемы при температуре 100" С в течение суток.

Программирование небольшого числа микросхем можно вести вручную на установке, выполненной по схеме рнс 80. Программируемое ПЗУ устанавливают в панель и, последовательно набирая адрес слова SA1-SA5 и нужный разряд SA6, записывают 1, нажимая кнопку SB1. При нажатнн кнопки SB1

1 2 « в IS

fi 12

Рис. 79. Постоянное ЗУ: а - условное обозначение ПЗУ на макросхеме К153РЕЗ; 6 - биаолярБЫй транзистор с выжигаемой перемычкой



0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 [26] 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41



0.0066